數字邏輯與數字系統設計:基於Proteus VSM和Verilog HDL

數字邏輯與數字系統設計:基於Proteus VSM和Verilog HDL
定價:234
NT $ 204
  • 作者:盧建華
  • 出版社:清華大學出版社
  • 出版日期:2013-08-01
  • 語言:簡體中文
  • ISBN10:7302328781
  • ISBN13:9787302328780
  • 裝訂:322頁 / 普通級 / 1-1
 

內容簡介

結合Proteus VSM,對數字邏輯電路的分析與設計提供可視化的教學手段。一方面可以使教師在課堂教學過程中通過Proteus仿真,演示電路的運行效果,提高學生的學習興趣,便於學生對知識點的理解和掌握,同時也使學生可通過Proteus軟件完成虛擬平台的各類實驗,徹底打破過去受實驗設備限制而只能在規定時間到規定地點做教師規定內容的實驗的問題。

《數字邏輯與數字系統設計:基於Proteus VSM和Verilog HDL/高等院校信息技術規划教材》結合Verilog HDL使學生及早地接觸EDA在數字系統設計中的基本方法,為后續課程的學習打好基礎。

《數字邏輯與數字系統設計:基於Proteus VSM和Verilog HDL/高等院校信息技術規划教材》在編排上本着循序漸進,由淺入深的原則安排教學內容。書中電路均通過Proteus仿真驗證,Verilog程序代碼均在Quartuslf 9.1環境下編譯並仿真通過。
 

目錄

第1章 基礎知識
1.1 概述
1.1.1 數字信號與模擬信號
1.1.2 數字系統的基本結構
1.2 常用數制及其轉換
1.2.1 十進制
1.2.2 二進制
1.2.3 二進制與十進制之間的相互轉換
1.2.4 八進制數和十六進制數及其與二進制數之間的轉換
1.2.5 八進制在數制轉換中的橋梁作用
1.2.6 不同數制數據的后綴表示
1.3 帶符號二進制數的表示方法
1.3.1 原碼
1.3.2 反碼
1.3.3 補碼
1.3.4 二進制數的加、減法運算
1.4 常用編碼
1.4.1 二一十進制編碼(BCD碼)
1.4.2 格雷碼
1.4.3 ASCII碼
1.5 Proteus軟件簡介
1.5.1 Proteus簡介
1.5.2 Proteus ISIS簡介
1.5.3 Proteus ISIS實用快捷鍵
本章小結
思考題與習題

第2章 邏輯代數基礎
2.1 邏輯變量與邏輯函數
2.2 基本邏輯運算與基本邏輯門
2.2.1 邏輯與運算和與門
2.2.2 邏輯或運算和或門
2.2.3 邏輯非運算和非門
2.2.4 基本邏輯門的其他符號表示
2.2.5 由基本邏輯門構成的其他復合門
2.3 邏輯代數的公式與規則
2.3.1 基本公式
2.3.2 常用公式
2.3.3 關於等式的基本規則
2.4 邏輯函數的表示方法
2.4.1 邏輯真值表
2.4.2 邏輯函數表達式
2.4.3 邏輯圖
2.4.4 卡諾圖
2.4.5 波形圖
2.5 邏輯函數的標准形式
2.5.1 常用的邏輯函數式
2.5.2 邏輯函數的與—或式和或—與式
2.5.3 最小項和最大項
2.5.4 邏輯函數的標准與—或式和標准或—與式
2.6 邏輯函數的化簡方法
2.6.1 邏輯函數的公式法化簡
2.6.2 邏輯函數的卡諾圖法化簡
本章小結
思考題與習題

第3章 邏輯門電路
3.1 基本邏輯門電路
3.1.1 二極管門電路
3.1.2 三極管非門電路
3.2 CMOS管門電路
3.2.1 CMOS反相器
3.2.2 CMOS與非門
……

第4章 組合邏輯基礎
第5章 組合邏輯電路
第6章 時序邏輯基礎
第7章 時序邏輯電路
第8章 脈沖數字電路
第9章 轉換電路
第10章 可編程邏輯基礎
第11章 數字系統設計基礎
附錄A Proteus ISIS用法簡介
附錄B Verilog HDL語言簡介
附錄C QuartusⅡ 9.1 集成開發環境用法簡介
附錄D 常用lC引腳圖
參考文獻
網路書店 類別 折扣 價格
  1. 新書
    87
    $204